Percobaan 2 Modul 2
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=0, B1=1, B2=1
2. Gambar Rangkaian Simulasi[Kembali]
Gambar rangkaian sebelum di simulasikan
4. Prinsip Kerja Rangkaian[Kembali]
Pada rangkaian dengan IC 74LS112, kondisi B0=1 membuat input R yang bersifat aktif rendah menjadi tidak aktif, sehingga flip-flop tidak di-reset. Dengan J=K=1, flip-flop bekerja dalam mode toggle, artinya output akan berubah (membalik) setiap kali menerima tepi aktif clock. Input S=1 (aktif rendah) juga tidak memberikan efek set paksa, sehingga flip-flop tetap beroperasi normal. Karena B1 dan B2 sama-sama diberi logika 1 sebagai sumber clock, maka selama clock berada pada level HIGH tanpa ada transisi, output Q dan Q’ tetap mempertahankan nilai sebelumnya. Perubahan hanya terjadi ketika muncul transisi tepi clock (falling edge, sesuai karakteristik 74LS112). Dengan demikian, setiap pulsa clock akan menyebabkan Q berganti logika (toggle) dan Q’ selalu menjadi komplemennya. Jika dilihat dari perilakunya, rangkaian ini sebenarnya menyerupai T flip-flop, karena input tetap diatur pada kondisi toggle (J=K=1) sehingga output otomatis berganti logika pada setiap pulsa clock, tanpa memerlukan data tambahan dari input lain.
Komentar
Posting Komentar